LEICI   25638
INSTITUTO DE INVESTIGACIONES EN ELECTRONICA, CONTROL Y PROCESAMIENTO DE SEÑALES
Unidad Ejecutora - UE
congresos y reuniones científicas
Título:
Interfaz cerebro computadora basada en SoC
Autor/es:
ENRIQUE MARIO SPINELLI; PABLO ANDRÉS GARCÍA; OLIVA, MATÍAS JAVIER; ROCÍO MADOU
Lugar:
Buenos Aires
Reunión:
Congreso; Congreso Argentino de Sistemas embebidos 2020; 2022
Institución organizadora:
SASE
Resumen:
La mayoría de las implementaciones actuales de interfaces cerebro computadora (BCI) consisten en una etapa de adquisición de biopotenciales y una PC. Esta estructura es muy flexible y apropiada para investigación, pero para usuarios finales es necesario migrar a un sistema embebido eliminando la PC del esquema. Esto permite soluciones compactas, con menor consumo y tiempo de arranque. Los estrictos requerimientos de procesamiento en tiempo real de este tipo de dispositivos justifican la elección de un sistema embebido heterogéneo (SoC) para este propósito. En este trabajo se presenta un sistema de BCI basado en potenciales evocados estacionarios de estado estable (SSVEP) implementado en un sistema SoC de10-nano provisto por Altera. Se describe el sistema implementado y se muestran resultados preliminares de su utilización para comandar un deletreador.