PERSONAL DE APOYO
FANEGO Diego Alberto
congresos y reuniones científicas
Título:
Diseño de un TAG RFID integrado en un proceso CMOS de 0,5 um
Autor/es:
ALCALDE BESIA, FABRICIO PABLO; FANEGO, DIEGO ALBERTO; MAKAR, GUILLERMO
Lugar:
CABA
Reunión:
Congreso; CASE 2012; 2012
Resumen:
En los últimos años los dispositivos de identificación automática se han hecho muy populares en fábricas, industrias de servicios y logística, ya que brindan información acerca de personas, animales y bienes de forma rápida y eficaz. En muchas de estas aplicaciones es necesario que los dispositivos usados sean simples, robustos y de bajo costo.En el presente trabajo se realizó el diseño de un prototipo integrado de un TAG de Identificación por Radio Frecuencia (RFID) implementado completamente en un proceso CMOS. El dispositivo obtiene la energía necesaria para su funcionamiento a partir de la señal de RF que provee el lector, captada mediante un inductor externo al circuito integrado, y envía un código de identificación (ID), sin necesidad de contar con baterías, como es habitual en estos TAGs. El circuito diseñado y enviado a fabricar comprende módulos de rectificación y regulación de la tensión de entrada, una memoria ROM de 16 bytes y una máquina de estados para sincronizar los distintos bloques. La memoria, junto con sus decodificadores, se implementaron con celdas de lógica dinámica, lo que permitió reducir considerablemente el tamaño, consumo y complejidad del diseño.El prototipo fue fabricado con el proceso CMOS de ON Semiconductor de 0,5 μm, al que se accede a través del consorcio MOSIS. La verificación de funcionamiento del circuito presentó resultados satisfactorios, similares a los obtenidos por simulación. Varios de los bloques que componen el circuito pueden ser utilizados independientemente, facilitando así tanto las mediciones como su utilización enfuturos proyectos de nuestra Facultad.