INVESTIGADORES
CAPPELLETTI Marcelo Angel
congresos y reuniones científicas
Título:
Determinación de la eficiencia en el procesamiento sobre arquitecturas multiprocesador y estrategias de tolerancia a fallos en HPC
Autor/es:
OSIO, JORGE; MONTEZANTI, DIEGO; CAPPELLETTI, MARCELO; KUNYSZ, EDUARDO; DANIEL MARTÍN MORALES
Lugar:
El Calafate, Santa Cruz
Reunión:
Workshop; XXII Workshop de Investigadores en Ciencias de la Computación (WICC 2020); 2020
Institución organizadora:
Red de Universidades Nacionales con Carreras de Informática (RedUNCI)
Resumen:
Dentro de la línea de investigación que seestá desarrollando, existen varios enfoques.Por un lado se viene trabajando sobre laimplementación de algoritmos deprocesamiento de imágenes sobre dispositivosreconfigurables, utilizando una combinaciónde diferentes técnicas de concurrencia yparalelismo para tener en cuenta aspectoscomunes de dichos algoritmos, y así mejorarla eficiencia en el procesamiento sobre lasimágenes médicas. Por otra parte, debido aque el procesamiento paralelo requiere de laimplementación de sistemas de múltiplesprocesadores, se ha trabajado en el desarrollode metodología de tolerancia a fallostransitorios, que son cada vez más frecuentesen las arquitecturas paralelas (HPC), y queafectan especialmente a las aplicaciones decómputo intensivo y ejecuciones de largaduración. Actualmente se está estudiando ladetección y recuperación de errores enmemorias y dispositivos de procesamientosometidos a pulsos láser, técnica conocidacomo Láser Testing.