INVESTIGADORES
CASTIÑEIRA MOREIRA Jorge
congresos y reuniones científicas
Título:
Estimador de ruido de Middleton clase A: implementación sobre FPGA
Autor/es:
RABIOGLIO, L.; CEBEDIO, M. C.; ARNONE, L. J.; DE MICCO, L.; CASTIÑEIRA MOREIRA, J.
Lugar:
BAHIA BLANCA
Reunión:
Congreso; CASE 2023; 2023
Institución organizadora:
Universidad Nacional del Sur (UNS) y la Universidad Tecnológica Nacional (FRBBUTN) de Bahía Blanca
Resumen:
—Este trabajo aborda la implementacion´en FPGA (Field-Programmable Gate Array), de unEstimador simple de ruido de Middleton de Clase Aexistente. Al algoritmo original del estimador, se le realizanoptimizaciones, mediante la aproximacion por medianas, ´para obtener una arquitectura mas simple y r ´ apida. Se ´presenta su arquitectura y se comparan prestaciones.Los resultados obtenidos indican que la optimizacion del ´algoritmo es conveniente y se logran tiempos de ejecucion en ´hardware muy superiores a la implementacion en software.